@@ -1735,14 +1735,12 @@ def DS_WRITE_B128_vi : DS_Real_vi<0xdf, DS_WRITE_B128>;
1735
1735
def DS_READ_B96_vi : DS_Real_vi<0xfe, DS_READ_B96>;
1736
1736
def DS_READ_B128_vi : DS_Real_vi<0xff, DS_READ_B128>;
1737
1737
1738
- let SubtargetPredicate = isGFX90APlus in {
1739
- def DS_ADD_F64_vi : DS_Real_vi<0x5c, DS_ADD_F64>;
1740
- def DS_ADD_RTN_F64_vi : DS_Real_vi<0x7c, DS_ADD_RTN_F64>;
1741
- } // End SubtargetPredicate = isGFX90APlus
1742
-
1743
- let SubtargetPredicate = isGFX940Plus in {
1744
- def DS_PK_ADD_F16_vi : DS_Real_vi<0x17, DS_PK_ADD_F16>;
1745
- def DS_PK_ADD_RTN_F16_vi : DS_Real_vi<0xb7, DS_PK_ADD_RTN_F16>;
1746
- def DS_PK_ADD_BF16_vi : DS_Real_vi<0x18, DS_PK_ADD_BF16>;
1747
- def DS_PK_ADD_RTN_BF16_vi : DS_Real_vi<0xb8, DS_PK_ADD_RTN_BF16>;
1748
- } // End SubtargetPredicate = isGFX940Plus
1738
+ // GFX90A+.
1739
+ def DS_ADD_F64_vi : DS_Real_vi<0x5c, DS_ADD_F64>;
1740
+ def DS_ADD_RTN_F64_vi : DS_Real_vi<0x7c, DS_ADD_RTN_F64>;
1741
+
1742
+ // GFX940+.
1743
+ def DS_PK_ADD_F16_vi : DS_Real_vi<0x17, DS_PK_ADD_F16>;
1744
+ def DS_PK_ADD_RTN_F16_vi : DS_Real_vi<0xb7, DS_PK_ADD_RTN_F16>;
1745
+ def DS_PK_ADD_BF16_vi : DS_Real_vi<0x18, DS_PK_ADD_BF16>;
1746
+ def DS_PK_ADD_RTN_BF16_vi : DS_Real_vi<0xb8, DS_PK_ADD_RTN_BF16>;
0 commit comments